@groman43: Tak z ciekawości, to jak teraz wygląda sytuacja VDHL vs Verilog? Czy któryś z dwójki VHDL / Verilog wygrał rywalizację czy może ich zastosowania rozjechały się na tyle mocno, że oba mają swoje nisze? I czy pojawiła się jakaś nowa konkurencja? Jakiś czas temu były pomysły pisania na FPGA w C (oczywiście jakimś mocno upośledzonym C), oczywiście raczej w ramach prototypowania niż czegokolwiek choćby quasi-produkcyjnego. Wyszło cokolwiek z tego?
Czy któryś z dwójki VHDL / Verilog wygrał rywalizację czy może ich zastosowania rozjechały się na tyle mocno, że oba mają swoje nisze?
@bungaBunga: Zarówno VHDL jak i Verilog mają grono swoich wiernych zwolenników i oba języki są nadal używane. Zauważyłem jednak, że wraz z wiekiem, rośnie grono zwoleników VHDL. Ja akurat tego języka absolutnie nie trawię, jest dla mnie zbyt "wygadany". Dlatego wolę Veriloga, który jest znacznie bardziej kompaktowy.
To najlepszy tl;dr, jaki mogłem zrobić, oryginał zmniejszony o 61% (jestem botem)
HDLBits: ćwicz projektowanie cyfrowych układów za pomocą języka Verilog
HDLBits to zbiór ćwiczeń z projektowania układów cyfrowych w języku Verilog HDL. Ćwiczenia są podzielone na tematy i stopniowo zwiększają poziom trudności. Przesyłany przez użytkownika układ jest sprawdzany przez symulację i porównywany z rozwiązaniem referencyjnym. Możesz śledzić swoje postępy i przenosić się na inne przeglądarki, tworząc nazwę użytkownika i hasło. Ćwiczenia
Komentarze (3)
najlepsze
I czy pojawiła się jakaś nowa konkurencja? Jakiś czas temu były pomysły pisania na FPGA w C (oczywiście jakimś mocno upośledzonym C), oczywiście raczej w ramach prototypowania niż czegokolwiek choćby quasi-produkcyjnego. Wyszło cokolwiek z tego?
@bungaBunga: Zarówno VHDL jak i Verilog mają grono swoich wiernych zwolenników i oba języki są nadal używane. Zauważyłem jednak, że wraz z wiekiem, rośnie grono zwoleników VHDL. Ja akurat tego języka absolutnie nie trawię, jest dla mnie zbyt "wygadany". Dlatego wolę Veriloga, który jest znacznie bardziej kompaktowy.