Wpis z mikrobloga

Taka sytuacja: Mam blok który przyjmuje na swoje wejście zegar 200MHz. Chcę żeby na wyjściu pojawiał się sygnał zegarowy zależny od nastawy i tutaj szkopuł, bo chcę, żeby ten sygnał można było regulować w zakresie 500Hz - 50kHz ze skokiem co 500Hz. Umiem podzielić zegar przez wielokrotność 2, ale zależy mi na płynniejszej regulacji. Czy ta rozdzielczość 500Hz jest w ogóle osiągalna?
#programowanie #vhdl #fpga
  • 4
  • Odpowiedz
@bl4desofglory: Z tego co widzę, to nie do końca. Zakładając wejściowy zegar 50kHz, to częstotliwości jakie uzyskam zwiększajac n to: 25kHz, 16,66kHz, 12,5kHz itd Czyli 50kHz/n, a mnie interesuje zależność 50kHz - n.
  • Odpowiedz